考研政治参考书,考研政治参考书目
一. 考试内容
1. 数字逻辑基础
(1) 常用数制 二进制、八进制、十进制、十六进制数及其转换。
(2) 几种简单的编码 BCD 码:8421 码、5421 码、2421 码、余 3 码;格雷码。
(3) 基本逻辑运算和复合逻辑运算 与、或、非、与非、或非、与或非、异或、同或。
(4) 基本逻辑定律和规则 逻辑函数的相等,基本逻辑定理,逻辑代数的三条规则,常用公式。
(5) 逻辑函数的标准形式 与-或式和或-与式,两种标准形式,真值表和逻辑函数式。
(6) 逻辑函数的化简 公式化简法,卡诺图化简法。
(7) 不完全确定的逻辑函数及其化简
2. 逻辑门电路
(1) 晶体管开关特性 半导体二极管开关特性,半导体三极管开关特性,MOS 管开关特性。
(2) TTL 门电路 TTL 与非门典型电路及其工作原理、电压传输特性、静态输入和输出特性、动态特性。
(3) 其他类型的 TTL 门 OC 门、三态输出门电路结构、工作特性。
(4) MOS 门电路 各种 NMOS 门电路的电路结构,各种 CMOS 门电路的电路结构,CMOS 集成电路的特点。
(5) TTL 与 CMOS 电路的接口。
3. 组合逻辑电路
(1) 由门电路构成的组合电路的分析和设计 组合电路的一般分析方法, 组合电路的一般设计方法。
(2) 由中规模集成电路构成的组合逻辑电路 自顶向下的模块化设计方法;二进制、二-十进制编码器的电路结构,通用编码器集成电路的扩展和应用;二进制、二
-十进制译码器的电路结构,通用译码器集成电路的扩展,利用译码器构成组合逻辑电路,LED 显示器,显示译码器的设计和应用;数据选择器电路设计,通用数据选择器集成电路的扩展,利用数据选择器构成组合逻辑电路;数据分配器的构成和应用;半加器和全加器电路结构,高速加法器电路,加法器应用(如码转换器、减法器、十进加法器等);数值比较器电路结构,多位数值比较器的构成。
4. 时序逻辑电路
(1) 时序逻辑电路的基本概念 时序逻辑电路的结构模型,状态表,状态图。
(2) 存储器件 锁存器的电路结构和工作原理(门控 RS 锁存器、RS 锁存器、D 锁存器);触发器的电路结构和工作原理(主从 RS 触发器、主从 D 触发器、主从 JK触发器、维持阻塞D 触发器、CMOS 边沿触发器);触发器逻辑功能转换,触发器应用。
(3) 由小规模集成电路构成的时序逻辑电路的分析和设计 同步时序逻辑电路的分析;同步时序逻辑电路的设计。
(4) 由中规模集成电路构成的时序逻辑电路 计数器电路设计(同步二进制计数器、异步二进制计数器、二进制可逆计数器、同步十进制计数器、异步十进制计数器),利用通用集成计数器构成任意进制计数器;寄存器和移位寄存器电路结构和常用集成电路,移位寄存器应用;环形计数器和扭环形计数器的设计和应用。(5) 序列信号发生器设计 计数型,移位型 。
5. 存储器和可编程逻辑电路
(1) 存储器 ROM 的结构及应用,PROM 的应用;RAM 的结构,RAM 容量的扩展。
(2) 可编程逻辑器件 PLD 器件的阵列图;PAL 的基本结构, PAL 的主要特点;GAL 的基本结构, GAL 的主要特点。
6. 脉冲信号的产生与整型
(1) 555 定时器 555 定时器的电路结构和逻辑功能。
(2) 施密特触发器 用 555 定时器构成施密特触发器,集成施密特触发器的特性,施密特触发器的应用。
(3) 单稳态触发器 用 555 定时器构成单稳态触发器, 用施密特触发器构成单稳态触发器,集成单稳态触发器的应用。
(4) 多谐振荡器 用 555 定时器构成多谐振荡器,用施密特触发器构成多谐振荡器。
7. 数模和模数转换
(1) D/A 转换器 D/A 转换器的基本原理和主要技术参数,集成 D/A 转换器应用。
(2) A/D 转换器 A/D 转换器的基本原理和主要技术参数,集成A/D 转换器应用。
二.题型
选择、填充、电路分析、电路设计、电路修改等。
三.考试方式
闭卷笔试。
四.参考书
1. 蒋立平. 数字逻辑电路与系统设计(第 3 版).北京:电子工业出版社,2019.1
考研政治参考书(考研政治参考书目)